> 文档中心 > SoC设计功耗学习汇总篇(含视频和文章)

SoC设计功耗学习汇总篇(含视频和文章)


整理自极术社区。

视频学习

Arm系统热管理和功耗管理框架简介 - 极术社区 - 连接开发者与智能计算生态极术社区致力于连接开发者与智能计算生态。提供人工智能、物联网、嵌入式开发、SoC芯片设计、自动驾驶、服务器与云计算等智能计算技术领域的资讯、知识及教育培训、会议活动,与合作伙伴共建中国智能计算生态。https://aijishu.com/l/1110000000083210#芯片功耗计算&低功耗设计概览 - 极术社区 - 连接开发者与智能计算生态极术社区致力于连接开发者与智能计算生态。提供人工智能、物联网、嵌入式开发、SoC芯片设计、自动驾驶、服务器与云计算等智能计算技术领域的资讯、知识及教育培训、会议活动,与合作伙伴共建中国智能计算生态。https://aijishu.com/l/1110000000130010#跟我学芯片设计之后端设计功耗计算与优化 - 极术社区 - 连接开发者与智能计算生态极术社区致力于连接开发者与智能计算生态。提供人工智能、物联网、嵌入式开发、SoC芯片设计、自动驾驶、服务器与云计算等智能计算技术领域的资讯、知识及教育培训、会议活动,与合作伙伴共建中国智能计算生态。https://aijishu.com/l/1110000000003605#

低功耗系列

低功耗 | 从综合到PostRoute 功耗的Gap 有多大

Verilog设计与逻辑综合实例解析(低功耗)

论功耗 | 低功耗检查

数字IC设计低功耗设计概述

IC设计中不断增加的功耗挑战

低功耗设计之RTL级降低功耗

在Architectural和Process方面的低功耗设计技术

低功耗 | UPF + CLP

低功耗设计基础:DVS, AVS和DVFS都是如何降低功耗的?

低功耗设计基础:深入理解Internal Power

低功耗基础:Body Bias

低功耗设计基础:Power Gating详解

低功耗设计基础:Multi-Bit Cell完全解析

低功耗设计基础:Multi-Vth

低功耗设计基础:Clock Gating

低功耗设计基础:概念篇

数字芯片低功耗设计(Low-power design)

功耗篇

工艺库(功耗模型)和EDA工具(功耗计算)对功耗分析优化的支持

逻辑综合过程中的功耗分析优化流程

基于PTPX的平均功耗分析流程(step by step)

使用PTPX进行time based模式功耗分析

你可能不知道的leakage功耗计算

为什么需要对芯片的leakage功耗特别关注?

论功耗:动态功耗优化

IC 圆桌派IoT,RTL及低功耗复盘篇

论功耗 | 测不准的功耗之反思

低功耗 | Glitch Power 分析

论功耗:浅谈Power Signoff

探讨 | 功耗应该在哪个corner 看?

论功耗 | IEEE1801 Coding Part I

论功耗 | IEEE1801 Coding Part II

论功耗 | IEEE1801 Coding Part III

四月清和雨乍晴,静态功耗乱伊心

撸一遍动态功耗计算

SoC设计之功耗--开篇

SoC设计之功耗 -- Clock Gating

SoC设计之功耗 -- IR drop

SoC设计之功耗 – IR drop(二)

SoC设计之功耗 – RTL/netlist功耗计算

SoC设计之功耗 – RTL功耗计算(二)

SoC设计之功耗 -- 电迁移(EM)

SoC设计之功耗 -- Multi Voltage

SoC设计之功耗 -- Power Gating

SoC设计之功耗 -- DVFS

SoC设计之功耗 -- UPF

论功耗:library 中的internal power为何为负值?

论功耗 | 一文搞懂 UPF2.1 编写Power Intent