目录 一、FIFO原理 1. 什么是FIFO 2. FIFO设计关键 二、同步FIFO 1. 读空、写满判断 2. verilog实现 3.tb仿真文件 4.仿真波形 三、异步FIFO 1. 跨时钟域同步...
文章目录 一、IOGCLK2 :IO:代表输入/输出(Input/Output),表明该时钟资源与FPGA的I/O接口直接关联,常用于驱动外部信号进入FPGA或从FPGA输出1。 GC...
目录 一、浅析芯片手册(Data Sheet) 1.芯片概述 2.AD4630的SPI信号协议介绍 3.配置寄存器与时序 4.AD数据转换与采集 二、FPGA代码设计 1.稳定与复位 2.初...
为什么在72MHz计数时钟下可以实现最大59.65s的定时? 72M/65536/65536,得到的是中断频率,然后取倒数,就是59.65秒多,大家可以自己算一下。 详细解释:在...
本文讲述如何通过简单操作就可以把CanFestival库移植到STM32 F4芯片上,作为Slave设备。使用启明欣欣的工控板来做实验。 一 硬件连接 观察CAN报文需要专门...
目录 一、RGMII接口介绍 二、RGMII接口定义 三、RGMII接口时序 1.FPGA接收数据时序 2.FPGA发送数据时序 四、RGMII模块设计 1.模块框图 2.顶层模块 3.rgmii_...
本文还有配套的精品资源,点击获取 简介:本教程详细介绍了如何使用Verilog硬件描述语言在FPGA上实现I2C协议,并结合Modelsim进行仿真验证。I2C协议作为...
特点:多通道,一般有四个 16位或者32位的计数器(CNT) 多种时钟源(内部APB,外部时钟其他定时器) 多种功能模式:基本定时,中断输入捕获,PWM等 基本结...
前言 在嵌入式系统中,设备间的数据传输协议多种多样,SPI(Serial Peripheral Interface,串行外设接口)凭借其高速、全双工、易用性等特点,成为连接STM32...
AXI Chip2Chip IP 详细介绍 概述 AXI Chip2Chip 专为多设备系统级芯片(SoC)设计提供高效的 AXI 协议桥接功能,支持 FPGA 之间、FPGA 与 SoC 之间(如 Zynq...